Платы разработки для приборов Altera® |
Фирма EBV подготовила несколько плат разработки, построенных на основе FPGA и CPLD фирмы Altera . В настоящее время поставляются четыре платы.
|
Платы выполнены достаточно простыми, чтобы они могли быть использованы максимумом клиентов. В дополнение к прибору фирмы Altera на платах установлены стабилизатор питания и разъем программирования. Все доступные выводы I /0 связаны с контактами, запаянными снизу платы.
Платы могут быть использованы как средство первого шага в мир программируемой логики а также как платформы разработки прототипов сложных систем. Платы поставляются с версией программных средств разработки версии Quartus ® II Web edition и справочными материалами на приборы.
Платы разработки могут быть поставлены с дополнительным оригинальным кабелем загрузки Byteblaster ™ II . Информация для заказа таких плат разработки дополняется расширением «/7BB2».
Плата DB1C6 Cyclone ™ поддерживает LVDS приборов Cyclone . Встроенные резистивные цепочки входа и выхода поддерживают по три канала LVDS входов и выходов. Приборы Cyclone поддерживают скорости передачи LVDS данных до 622 Mbps . Плата DB1C6 поддерживает до 3 различных стандартов I / O .
|
DB1C6-144 |
DB3128-100 |
DB3256-144 |
DB 1270-144 |
Логические ресурсы |
5920 LE/90 Кбит RAM, 2 PLL |
3128 MC |
3256 MC |
1270 LE/8192 битов Flash |
Категория быстродействия |
-8 |
-10 |
-7 |
-6 |
Количество I / O |
96 |
80 |
116 |
116 |
Особенности I / O |
3,3 В LVTTL LVDS |
3,3 В LVTTL устойчивость к 5 В |
3,3 В LVTTL устойчивость к 5 В |
3,3 В LVTTL |
Напряжение питания |
3,3/2,5 В |
5,0/3,3 В |
5,0/3,3 В |
3,3 В LVTTL |
Подробную информацию можно получить на страничке сайта: www.devboards.de
Плата Gigabit Ethernet PHY
Плата DBGIG1 обеспечивает 10/100/1000 Ethernet (медь) с системами разработки фирмы Altera . Плата DBGIG1 может быть использована для разработки прототипов и оценки высокоскоростных Ethernet применений, а также при разработке программного обеспечения. Плата обеспечивает скорость Ethernet канала от 10 Mbits / s до 1 Gbits / s и подключается к сети посредством кабеля CAT 5 через разъем RJ 45. Интерфейс с приборами FPGA фирмы Altera разработан под стандарты MII и GMII . Кроме того, поддерживается последовательный интерфейс управления конфигурацией PHY .
Отличительные особенности:
• Подключаемая плата, оснащенная DP83865 Gig PHYTER V фирмы National Semiconductor • Интерфейс с FPGA , использующий стандартные MII и GMII интерфейсы • 2-проводный интерфейс управления конфигурированием PHY • Стандартный RJ45 соединитель медного Ethernet для 10 Base - T , 100 Base - T и 1000 Base - T сетей • LED состояния активности, скорости канала связи и режима • Механически и электрически совместима с 74-выводным соединителем расширения прототипа фирмы Altera Santa - Cruz
Типовые применения:
• Web серверные применения, построенные на основе NIOS систем со встроенным MAC • Длинные высокоскоростные каналы связи между встраиваемой системой и PC , на основе протоколов UDP или TCP / IP • PHY для частных коммуникационных протоколов
Источник: cec-mc.ru | Дата публикации: 08/02/2005 |
| |
|
Реклама на сайте |
|
Последние новости |
[06/02/2019] Конференция в МГТУ им. Баумана «Технологии разработки и отладки сложных технических систем» 2019
[09/05/2018] Грандиозная майская распродажа на Gearbest!
[16/05/2017] С 15 по 17 мая в магазине Gearbest проходит грандиозный флэшсейл
[10/05/2017] Так что же такое Спиннер?
[05/12/2016] Новый Год и Рождество с GearBest!
[29/09/2016] Всемирный День Интернета на GearBest
Читать все новости >> |